范文编号:JD857 附开题报告,任务书,外文翻译,原理图和PCB,范文字数:14230,页数:46 摘 要:根据文档设计任务书的要求,基于FPGA的18路智力竞赛抢答器可使整个系统大大简化,运用EDA软件平台中的Max + plus II软件,设计了一款实用型智力竞赛抢答器。本设计阐述了抢答器原理及其设计思路、优化实现方法,并给出了设计方案、具体电路图及VHDL语言的各模块设计,给出了基于FPGA的VHDL源程序,通过编译和器件编程,将编程器文件以在线配置的方式下载到PCB板的主要FPGA器件——EPF10K10LC84-3器件中,经实际电路测试验证,达到了预期的设计要求。该电路不但能实现互锁和自锁,并且能用声音和数字准确提示抢答者的优先结果,大大降低了抢答器因延时造成的抢答不准确等缺点,具有反应快、功能齐全、实用性强等特点。
Key words:FPGA ;Max + plus II;EPF10K10LC84-3;responder ;imitation
|
上一篇:基于USB接口的数据采集系统设计与.. | 下一篇:基于EDA技术的智力竞赛抢答器的设.. |
点击查看关于 基于 FPGA 智力 竞赛 电子 设计 的相关范文题目 | 【返回顶部】 |