范文编号:DZXX273 范文字数:10922,页数:27 摘要 ABSTRACT 目录
|
上一篇:AT89S51单片机实现多功能数字钟 | 下一篇:基于嵌入式系统的汽车行驶记录仪.. |
点击查看关于 基于 FPGA 大数 逻辑 电路设计 的相关范文题目 | 【返回顶部】 |
|
自动化 模具 机械 电子 通信 动画 英语范文 工程管理 金融范文 旅游管理 工业工程 生物工程 给排水范文 西门子PLC 历史学 三菱PLC
单片机 财务 会计 法律 行政 物理 物流范文 电子商务 制药工程 包装工程 土木工程 材料科学 汉语言范文 欧姆龙PLC 电压表 松下PLC
计算机 化工 数电 工商 食品 德语 国贸范文 人力资源 教育管理 交通工程 市场营销 印刷工程 机电一体化 数控范文 变电站 文化产业
|
|
自动化文档范文| 电子机电范文| 测控技术范文| 通信专业范文| 电气工程范文| 通信工程范文| 电子信息工程范文| 免费自动化范文| 免费电子范文| 免费电气范文| 通信范文 |
本专业推荐:带proteus仿真程序的文档设计范文 原创文档范文点击进入 → 自动化单片机相关的原创文档范文 基于FPGA的大数逻辑译码电路设计
范文编号:DZXX273 范文字数:10922,页数:27
摘要
本文介绍了一种大数逻辑译码法——准正交二步大数逻辑译码法。它克服了大数逻辑译码法存在的对码的要求过于严格,以及应用范围小的缺点。文中给出了码的准正交的定义,给出了准正交二步大数逻辑译码的基本思想、通用Ⅱ型准正交二步大数逻辑译码器的框图和译码方法,并以(7,4)..
|
|