范文编号:ZD500 范文字数:14130,页数:59,有开题报告,任务书,文献综述 摘 要 本系统完成了八位数字、可设置门限电压的八位数字量采集通道、单片机系统和示波器显示扩展电路的设计。数字信号发生器能够产生八路预置的循环移位逻辑信号序列,输出信号为TTL电平,序列时钟频率为100Hz,并能够重复输出;数字量采集通道具有采集八路逻辑信号的功能,八位输入电路的输入阻抗大于50KΩ,门限电压可在0.25-4V范围内按十六级变化,每通道的存储深度增加到256Bit。单片机系统实现了以下功能:可设置单级、二级和三级触发字;通过LCD点阵式液晶显示时间标志线所对应时刻的八路输入信号的逻辑状态;选择显示触发前、后所保存的逻辑状态字数;移动光标、翻页和显示触发点;通过串口与上位机通讯;示波器显示扩展电路可以在模拟示波器上稳定显示采集到的八路信号波形、显示触发点的位置和可移动的时间标志线,并实现了触发位置可调的功能。系统经过测试,证明其功能强大,硬件设计合理,软件运行良好。 Abstract Keywords: single chip computer; digital signal generator; scope;PC computer; 目 录 前言 简易逻辑分析仪设计相关范文 |
上一篇:交流变频五层电梯控制系统的设计 | 下一篇:微机直流伺服控制系统设计 |
点击查看关于 简易 逻辑 分析仪 设计 的相关范文题目 | 【返回顶部】 |